切换到宽版
  • 广告投放
  • 稿件投递
  • 繁體中文
    • 1227阅读
    • 0回复

    [转载]FPD33584及FPD33620的智能型电荷共用技术的应用 [复制链接]

    上一主题 下一主题
    离线hhdy88
     
    发帖
    10
    光币
    19
    光券
    0
    只看楼主 倒序阅读 楼主  发表于: 2014-08-28
    为了充分发挥电荷共用的优点,电荷共用时间的长短应根据平板显示器的负载大小而设定。电阻电容电路(RC)负载较小的平板显示器需要较少共用电荷,可比电阻电容电路负载较大的平板显示器节省更多能源。美国国家半导体设计 FPD33584和FPD33620这两款列驱动器时已充分考虑电荷共用的时间长短,确保无需加设外置电路或添加输入管脚也可控制时间长短。 Ys&)5j-  
    *%E\mu,,c  
    对于大部分平板显示器的负载来说,美国国家半导体一般会建议将电荷共用时间确定为500ns~1ms。以采用相当于50kW及150pF负载的平板显示器为例,由于负载较大,因此可能需要较长的电荷共用时间才可节省更多电力及发挥更卓越的性能。 II Amx[ b  
    ydAiH*>  
    采用FPD33584和FPD33620时,可以利用两个方法控制其电荷共用时间的长短,可以通过CLK1_SEL、TIME0及TIME1这3个管脚确定选用哪一种控制方法,全部管脚都可在TCP或COF封装之内切断联系。 qdxaP% p2  
    sz%_9;`dpL  
    第一个方法是通过改变CLK1的脉冲宽度来控制电荷共用时间。对于那些需要能够准确控制电荷共用时间的应用来说,这是一个最理想的方法。以这个配置来说,电荷在CLK1的上升边缘便开始共用,并在CLK1的下降边缘终止共用。采用这个配置时,必须利用TCP或COF的连线将CLK1_SEL管脚拉高。采用这个配置时,应将TIME0及TIME1两个管脚处于悬浮状态。图左中显示以CLK1脉冲控制电荷共用时间时所出现的典型输出波形。 8IE^u<H(:  
    [1O{yPV3s  
    第二个方法是利用某一指定数目的RSDSTM时钟脉冲控制电荷共用时间。只要将CLK1_SEL管脚置于悬浮状态或连接在较低位置,便可启动控制功能,控制电荷共用时间。TIME0及TIME1两个管脚提供4个不同长度的电荷共用时间以供选择。据表所示,不同数值的TIME0及TIME1有各自不同的电荷共用时间。对于大部分应用方案来说,美国国家半导体建议负载较小的平板显示器或 RSDS◇时钟频率较慢的应用方案也可采用〔TIME1,TIME01:〔1,01这个数值。128个 RSDSTM时钟周期只可用于负载极大的平板显示器。以这个配置来说,电荷在 CLK1 的下降边缘便开始共用,并在表中所列的RSDS时钟周期内继续共用。图右显示出了典型的输出波形。 <1 ;pyw y  
    sV\K[4HG  
    uL^`uI#I  
    n|KYcU#  
    VKf&}u/  
    -:OJX#j  
    利用智能型电荷共用技术共用电荷时,转换率一般会远比所显示的速率快。美国国家半导体专有的智能型电荷共用技术不但助减少系统的整可以改善列驱动器的性能,而且也有体功耗。这种技术除了可以发挥更高性能之外,也可与市场上许多RSDS列驱动器管脚兼容。
     
    分享到