首页 -> 登录 -> 注册 -> 回复主题 -> 发表主题
光行天下 -> ANSYS -> Ansys Lumerical | 光子集成电路之PN 耗尽型移相器仿真工作流 [点此返回论坛查看本帖完整版本] [打印本页]

ueotek 2023-04-21 16:24

Ansys Lumerical | 光子集成电路之PN 耗尽型移相器仿真工作流

01 说明 =Ur}~w&H8  
`/EGyN6X  
本文旨在介绍Ansys Lumerical针对有源光子集成电路中PN耗尽型移相器的仿真分析方法。通过FDE和CHARGE求解器模拟并计算移相器的性能指标(如电容、有效折射率扰动和损耗等),并创建用于INTERCONNECT的紧凑模型,然后将其表征到INTERCONNECT的测试电路中实现,模拟反向偏置电压对电路中信号相移的影响。 :9^;Qv*  
0V'nK V"|  
[attachment=117416] 4cl\^yD  
e> (<eu~P  
02 综述 m^GJuP LW  
J"=vE=  
[attachment=117417] P!+'1KR  
(2:/8\_P  
这里假设移相器的结构沿光传播方向是均匀的,因此仅模拟器件的横截面。我们将演示每个部分的仿真及结果。 `Ye\p6v!+  
uF1~FKB  
步骤1:电学模拟 N4L|;?  
E ,|xJjh  
利用CHARGE求解器对移相器组件进行电学模拟,获得电荷载流子的空间分布作为偏置电压的函数,并将电荷分布数据导出为charge.mat文件。根据载流子浓度,我们也可以估计器件电容。 %l,,_:7{  
hvDNz"ec{  
施加于器件的偏置电压为0V(上)和-4V(下)时,移相器横截面的电子分布曲线如下图所示: CS==A57I  
E#u l IgD  
[attachment=117418] w8Sp <6*  
IHJ=i-  
[attachment=117419] %we u 1f  
<;#~l*  
由图可知,在没有施加偏置电压情况下,波导横截面上的电荷分布是对称的。通过施加足够强的反向偏压,由于pn结上耗尽区的加宽,电子被部分推出波导(向左),导致波导上电荷分布发生相当显著的变化。 FE2f'e  
pXJpK@z  
电荷分布和耗尽区宽度的变化将改变结电容,器件的C-V曲线如下图所示: h $L/<3oP6  
ML( E o  
[attachment=117420] YRh  B RE  
t4-pM1]1_  
由图可知,电子和空穴对结电容的贡献非常相似,且由于耗尽区加宽,随着施加更高的反向偏置电压,二者对结电容的贡献降低。电容的大小会影响移相器的工作速度(带宽),因此可以在电路模型中考虑这种影响。 (&+kl q  
?sMP~RHQ  
步骤2:光学模拟 Bh=u|8yxc  
fp[|M  
利用MODE求解器中的FDE模块进行光学模拟,从电学模拟获得的变化的载流子浓度改变了波导的折射率,所以波导的有效折射率与偏置电压有关。将第一步得到的电荷分布数据charge.mat加载到FDE求解器中,这里需要两个模拟来表征波导。 34d3g  
B:!W$ <  
·偏置电压设置为0,使用频率扫描获得波导在0偏压的有效折射率关于频率的函数,波导数据导出为ps_active_0.ldf。 X!m9lV<  
·使用Sweep进行电压参数扫描,计算中心波长处的有效折射率和损耗随偏置电压的变化,数据导出为neff_V.dat。 q.2ykL  
IFDZfx  
有效折射率、损耗和偏置电压的关系曲线以及模场分布如下图所示: Yx eOI#L  
Vzwc}k*Y  
[attachment=117421] $D}{]MN.  
/)4I|"}R0I  
[attachment=117422] ad:&$  
+eX@U;J,g  
[attachment=117423] _c, '>aH=  
o9F/y=.r=  
由图可知,较大的反向偏置引起较高的有效折射率扰动和较低的损耗。这是因为施加了反向偏压后,波导内自由载流子的耗尽会减少沿波导方向的光吸收量,较高的折射率扰动可以减小移相器实现π相移所需的长度。在-4V偏压下,移相器在1550 nm下的TE模被很好地限制在波导内,与波导内的载流子分布显著重叠,这可以显著地影响模式的有效折射率。 ?ON-+u  
4Qo]n re!  
步骤3:电路模拟 v7DE  
DM}YJ  
将步骤2中的仿真结果加载到INTERCONNECT电路中的相关元件中,利用INTERCONNECT测试移相器元件在简单电路中的性能,使用光网络分析仪计算器件的频域响应。 A` AaTP  
7LU}Iiv  
[attachment=117424] qUOKB6  
`~ * @q!  
不同偏置电压下的相移曲线如下图所示: /6h(6 *JI  
FKT1fv[H  
[attachment=117425] _ h": >  
}b0; 0j  
由图可知,随着偏置电压的变化,相位发生了变化。仿真结果表明,对于 500 微米的长度,在 4 伏偏置电压下相移约为 0.2 弧度,这表明移相器的 Vπ.Lπ 品质因数约为 0.03 Vm。
查看本帖完整版本: [-- Ansys Lumerical | 光子集成电路之PN 耗尽型移相器仿真工作流 --] [-- top --]

Copyright © 2005-2025 光行天下 蜀ICP备06003254号-1 网站统计