回帖:2025年底,中国科大团队基于107比特“祖冲之3.2号”量子处理器,提出并成功实践了一种全新的“全微波量子态泄漏抑制架构”。在“祖冲之3.2号”处理器本身具备的高精度单双比特门操作、长相干时间等优异性能基础上,研究团队结合全微波量子态泄漏抑制架构,实现了码距为7的表面码逻辑比特。实验结果显示,逻辑错误率随码距增加显著下降,错误抑制因子达到1.4,证明了系统已工作在纠错阈值之下,成功达到了“越纠越对”的目标。同时,全微波量子态泄漏抑制架构具有天然的频分复用特性,在硬件效率和扩展性上较谷歌的技术路线具有显著优势,为未来构建百万比特级量子计算机提供了一种更具优势的解决方案。

